|
内容紹介・もくじなど
著者プロフィール
小林 優(コバヤシ マサル)
1981年山梨大学工学部電子工学科卒業。1981年カシオ計算機入社。時計LSI開発、画像処理研究開発を経て、WindowsCEマシンやPHSの開発に関わる。1996年(株)エッチ・ディー・ラボ設立に参加。各種セミナの企画、開発、講師、eラーニング・システム「HDL Endeavor」シリーズの開発などに従事。1991年末からVerilog HDLに関わるが、いきなり画像処理チップ開発に利用して失敗。しかし、開発過程で得た数多くの経験をその後の業務に生かすことができ、会社設立の原動力にもなった(本データはこの書籍が刊行された当時に掲載されていたものです) 小林 優(コバヤシ マサル)
1981年山梨大学工学部電子工学科卒業。1981年カシオ計算機入社。時計LSI開発、画像処理研究開発を経て、WindowsCEマシンやPHSの開発に関わる。1996年(株)エッチ・ディー・ラボ設立に参加。各種セミナの企画、開発、講師、eラーニング・システム「HDL Endeavor」シリーズの開発などに従事。1991年末からVerilog HDLに関わるが、いきなり画像処理チップ開発に利用して失敗。しかし、開発過程で得た数多くの経験をその後の業務に生かすことができ、会社設立の原動力にもなった(本データはこの書籍が刊行された当時に掲載されていたものです) |
もくじ情報:第1部 入門編(やさしいVerilog HDL記述入門;もう少し進んだVerilog HDL記述);第2部 回路記述編(文法概略と基本記述スタイル;組み合わせ回路のHDL記述;順序回路のHDL記述);第3部 シミュレーション&応用編(シミュレーション・モデル;シミュレーション記述;電子錠の拡張;Verilog HDL文法概要;Verilog-2001)